业界首款 3nm 测试芯片成功流片
2018-03-02
14:00:57
来源: 老杳吧
点击
2018年3月1日,纳米电子与数字技术研发创新中心 IMEC 与楷登电子(美国 Cadence 公司)联合宣布,得益于双方的长期深入合作,业界首款 3nm 测试芯片成功流片。该项目采用极紫外光刻(EUV)技术,193 浸没式(193i)光刻技术设计规则,以及 Cadence® Innovus™ 设计实现系统和 Genus™ 综合解决方案,旨在实现更为先进的 3nm 芯片设计。IMEC 为测试芯片选择了业界通用的 64-bit CPU,并采用定制 3nm 标准单元库及 TRIM 金属的流程,将绕线的中心间距缩短至 21nm。Cadence 与 IMEC 携手助力 3nm 制程工艺流程的完整验证,为新一代设计创新保驾护航。
Cadence Innovus 设计实现系统是大规模的并行物理实现系统,帮助工程师交付高质量设计,在满足功耗、性能和面积(PPA)目标的同时缩短产品上市时间。Cadence Genus 综合解决方案是新一代高容量 RTL 综合及物理综合引擎,满足最新 FinFET 工艺的节点需求,并将 RTL 设计效率提高达 10 倍。项目期间,EUV 技术及 193i 光刻规则皆经过测试,以满足所需分辨率;并在两种不同的图案化假设下比较了 PPA 目标。
文章来源:http://laoyaoba.com/ss6/html/04/n-664504.html
责任编辑:星野
-
- 半导体行业观察
-
- 摩尔芯闻
最新新闻
热门文章 本日 七天 本月
- 1 敢为人先,江北新政对集成电路产业发展的利好
- 2 Altera重返独立FPGA赛道,Agilex 3打响第一枪
- 3 珀金埃尔默太仓工厂启用:“立足中国,服务中国”战略写下新篇章
- 4 创新加速,英特尔以全矩阵FPGA助产业智能化发展